【技术园地】PCB的电镀夹膜问题怎么破,你知道吗?
发布于 2022-06-01 14:28
随着PCB行业迅速发展,PCB逐渐迈向高精密细线路、小孔径、高纵横比(6:1-10:1)方向发展,孔铜要求20-25Um,其中DF线距≤4mil之板,一般生产PCB公司都存在电镀夹膜问题。夹膜会造成直接短路,影响PCB板过AOI检查的一次良率,严重夹膜或点数多不能修理直接导致报废。

1、易夹膜板图片及照片

夹膜有效改善方案
1、降低图电电流密度,适当延长镀铜时间。
2、把板电镀铜厚适当加厚,适当降低图电镀铜密度,相对减少图形电镀铜厚度。
3、压板底铜厚由0.5OZ改为1/3OZ底铜压板。把板电镀铜厚加厚10Um左右,降低图电电流密度,减少图形电镀铜厚度。
4、针对间距<4mil之板采购1.8-2.0mil干膜试用生产。
5、其他方案如改排版设计、修改补偿、移线隙、削孔环及PAD也可相对减少夹膜的产生。
线隙小易夹膜板电镀生产控制方法
1、FA:先试一飞巴板飞巴两端夹边条,铜厚、线宽/线距、阻抗合格后,把一飞巴板蚀刻完过AOI检查,如发现有夹膜现象即时调整电流重试FA。
2、褪膜:针对D/F线隙<4mil之板,蚀刻褪膜速度适当调慢。
3、FA人员技能:易夹膜之板出电流指示时注意电流密度评估,一般板最小线隙<3.5mil(0.088mm)之板,图电镀铜电流密度控制在≦12ASF不易产生夹膜。除线路图形特别高难度板如下图:
此图形板D/F最小线隙2.5 mil (0.063mm),一般厂家龙门电镀线均匀性较好情况下,也难逃被夹膜的命运,建议图电用≦10ASF电流密度试FA。
版权声明:本文版权归原作者所有,不代表协会观点。“江西省电子电路行业协会”所推送文章仅作为分享使用,不代表本号立场,如涉版权问题,请联系我们删除。
本文来自网络或网友投稿,如有侵犯您的权益,请发邮件至:aisoutu@outlook.com 我们将第一时间删除。
相关素材